삼성전자 "3나노 2세대 공정, 20% 이상 속도 빨라져"

본문 글자 크기 설정
글자크기 설정 시 다른 기사의 본문도 동일하게 적용됩니다.

내달 'VLSI 심포지엄'에서 사양 공개···GAA 기술력 강조 전망

[아이뉴스24 민혜정 기자] 삼성전자의 3나노미터(nm, 1나노는 10억 분의 1m) 2세대 공정 성능이 4나노 대비 20% 이상 향상된다.

26일 업계에 따르면 삼성전자는 내달 11~16일 일본에서 열리는 반도체학회인 'VLSI 심포지엄 2023'에서 3나노 공정 사양을 발표할 예정이다.

특히 삼성전자가 개발 중인 3나노 2세대 공정에 대한 내용이 공개될 예정이라 눈길을 끈다.

사전 공개된 자료에 따르면 3나노 2세대 공정은 기존 4나노 공정과 비교해 속도는 22%, 전력 효율은 34% 높아진 것으로 나타났다.

지난해 6월 3나노 파운드리 양산에 참여한 삼성전자 파운드리사업부, 반도체연구소, 글로벌 제조&인프라총괄 주역들이 손가락으로 3을 가리키며 3나노 파운드리 양산을 축하하고 있다. [사진=삼성전자]
지난해 6월 3나노 파운드리 양산에 참여한 삼성전자 파운드리사업부, 반도체연구소, 글로벌 제조&인프라총괄 주역들이 손가락으로 3을 가리키며 3나노 파운드리 양산을 축하하고 있다. [사진=삼성전자]

삼성전자가 자사 4나노 공정과 비교해 차세대 공정 사양을 공개한 건 이번이 처음이다. 그동안 5나노 공정 대비 성능 30%, 전력 50%, 면적 35% 수준으로 개선되는 것만 설명해 왔다.

4나노 공정은 10여년간 반도체 업계를 주도했던 핀펫 구조를 사용한 마지막 삼성전자 공정이다. 삼성전자는 3나노 1세대부터 차세대 트랜지스터 구조인 '게이트올어라운드(GAA)'를 적용했다.

반도체의 구성을 이루는 트랜지스터는 전류가 흐르는 채널과 채널을 제어하는 게이트로 구분되는데, GAA는 채널의 4면을 게이트가 둘러싸고 있다. 트랜지스터는 게이트와 채널의 접촉면이 많을수록 전류 흐름을 세밀하게 제어할 수 있다.

이에 따라 GAA는 반도체의 전류 흐름을 세밀하게 제어하는 등 채널 조정 능력이 높아지는 효과를 볼 수 있다. 게이트와 채널이 3면에서 맞닿아 있는 기존 핀펫 구조보다 GAA가 전력효율을 높일 수 있는 셈이다.

삼성전자는 지난해 6월 세계 최초로 3나노 GAA 공정의 반도체를 양산했다. 라이벌인 세계 1위 반도체 위탁생산(파운드리) TSMC도 지난해 말 3나노 공정을 시작했지만 핀펫 방식을 고수하고 있다.

정기봉 삼성전자 파운드리사업부 부사장은 지난 9일 '칩엑스 2023' 기조연설에서 "파운드리 산업은 에너지 효율이 높은 컴퓨팅 기기를 위한 기술을 개발해야 한다는 과제에 당면했다"며 "삼성전자만의 GAA 기술은 높은 설계 유연성을 가지고 있다"고 말했다.

/민혜정 기자(hye555@inews24.com)




주요뉴스


공유하기

주소가 복사되었습니다.
원하는 곳에 붙여넣기 해주세요.
alert

댓글 쓰기 제목 삼성전자 "3나노 2세대 공정, 20% 이상 속도 빨라져"

댓글-

첫 번째 댓글을 작성해 보세요.

로딩중
댓글 바로가기


뉴스톡톡 인기 댓글을 확인해보세요.